某公司内部使用wb.xyz.com.cn作为访问某服务器的地址,其中wb是( )。
网址组成,http://www.taobao.com/tmail/index.html,http是协议名,www是万维网服务,taobao.com是域名(也可以用服务器的IP地址表示),tmail是目录名,index.html是文件名。在域名中,顶级域名在最右边,主机名在最左边。
已知数据信息为16位,最少应附加位()校验位,以实现海明码纠错。
海明码是利用奇偶性来检错和纠错的校验方法。海明码的构成方法是:在数据位之间插入k个校验位,通过扩大码距来实现检错和纠错。设数据位是n位,校验位是k位,则n和k必须满足以下关系:2^k-1≥n+k若数据信息为n=16位,则k=5是满足2^k-1≥n+k的最小值。
下面是路由表的4个表项,与地址220.112.179.92匹配的表项是()。
地址220.112.179.92中179的二进制码为1011?0011,假如网络号采用22位,与该地址匹配的路由表项则为220.112.177.64/22。
甲公司软件设计师完成了一项涉及计算机程序的发明。之后,乙公司软件设计师也完成了与甲公司软件设计师相同的涉及计算机程序的发明。甲、乙公司于同一天向专利局申请发明专利。此情形下,( )是专利权申请人
当两个以上的申请人分别就同样的发明创造申请专利的,专利权授给最先申请的人。如果两个以上申请人在同一日分别就同样的发明创造申请专利的,应当在收到专利行政管理部门的通知后自行协商确定申请人。如果协商不成,专利局将驳回所有申请人的申请,即均不授予专利权。我国专利法规定:“两个以上的申请人分别就同样的发明创造申请专利的,专利权授予最先申请的人。”我国专利法实施细则规定:“同样的发明创造只能被授予一项专利。依照专利法第九条的规定,两个以上的申请人在同一日分别就同样的发明创造申请专利的,应当在收到国务院专利行政部门的通知后自行协商确定申请人。”
计算机在一个指令周期的过程中,为从内存读取指令操作码,首先要将()的内容送到地址总线上。
CPU首先从程序计数器(PC)获得需要执行的指令地址,从内存(或高速缓存)读取到的指令则暂存在指令寄存器(IR),然后进行分析和执行。
在敏捷过程的开发方法中,()使用了迭代的方法,其中,把每段时间(30天)一次的迭代称为一个“冲刺”,并按需求的优先级别来实现产品,多个自组织和自治的小组并行地递增实现产品。
在20世纪90年代后期有些开发人员抵制严格化软件开发过程,试图强调灵活性在快速有效的软件生产中的作用,提出了敏捷宣言,即个人和交互胜过过程和工具;可以运行的软件胜过面面俱到的文档;与客户合作胜过合同谈判;对变化的反应胜过遵循计划。基于这些基本思想,有很多敏捷过程的典型方法。其中,极限编程XP是激发开发人员创造性、使得管理负担最小的一组技术;水晶法 (Crystal)认为每一个不同的项目都需要一套不同的策略、约定和方法论;并列争球法(Scrum)使用迭代的方法,其中把每30天一次的迭代成为一个冲刺,并按需求的优先级来实现产品。多个自组织和自治小组并行地递增实现产品,并通过简短的日常情况会议进行协调。自适应软件开发(ASD)有六个基本的原则:①在自适应软件开发中,有一个使命作为指导,它设立了项目的目标,但并不描述如何达到这个目标;②特征被视为客户键值的关键,因此,项目是围绕着构造的构件来组织并实现特征;③过程中的迭代是很重要的,因此重做与做同样重要,变化也包含其中;④变化不视为是一种更正,而是对软件开发实际情况的调整;⑤确定的交付时间迫使开发人员认证考虑每一个生产版本的关键需求;⑥风险也包含其中,它使开发人员首先跟踪最艰难的问题。
能隔离局域网中广播风暴、提高带宽利用率的设备是()。
路由器不转发广播包,可以隔离广播风暴。
如果路由器收到了多个路由协议转发的、关于某个目标的多条路由,它如何决定采用哪个路由?()。
对于多种不同的路由协议到一个目的地的路由信息,路由器首先根据管理距离决定相信哪一个协议。
( )的保护期限是可以延长的。
发明专利权的期限为二十年,实用新型专利权和外观设计专利权的期限为十年,均自申请日起计算。专利保护的起始日是从授权日开始,有下列情形之一的,专利权在期限届满前终止:①没有按照规定缴纳年费的;②专利权人以书面声明放弃其专利权的。还有P种情况就是专利期限到期,专利终止时,保护自然结束。商标权保护的期限是指商标专用权受法律保护的有效期限。我国注册商标的有效期为十年,自核准注册之日起计算。注册商标有效期满可以续展;商标权的续展是指通过一定程序,延续原注册商标的有效期限,便商标注册人继续保持其注册商标的专用权。在著作权的期限内,作品受著作权法保护;著作权期限届满,著作权丧失,作品进入公有领域。法律上对商业秘密的保密期限没有限制,只要商业秘密的四个基本特征没有消失,权利人可以将商业秘密一直保持下去。权利人也可以根据实际状况,为商业秘密规定适当的期限。
甲、乙两厂生产的产品类似,且产品都使用“B"商标。两厂于同一天向商标局申请商标注册,且申请注册前两厂均未使用“B"商标。此情形下,( )能核准注册
我国商标注册以申请在先为原则,使用在先为补充。当两个或两个以上申请人在同一种或者类似商品上申请注册相同或者近似商标时,申请在先的人可以获得注册。对于同日申请的情况,商标法及其实施条例规定保护先用人的利益,使用在先的人可以获得注册“使用”包括将商标用于商品、商品包装、容器以及商品交易书上,或者将商标用于广告宣传、展览及其他商业活动中。如果同日使用或均未使用,则采取申请人之间协商解决,不愿协商或者协商不成的,由各申请人抽签决定。商标局通知各申请人以抽签的方式确定一个申请人,驳回其他人的注册申请。商标局己经通知但申请人未参加抽签的,视为放弃申请。
以下关于 Cache 与主存间地址映射的叙述中,正确的是( )。
存储系统采用Cache技术的主要目的是提高存储器的访问速度,因此是由硬件自动完成Cache与主存之间的地址映射。
常用的函数参数传递方式有传值与传引用两种。( )。
传值调用和引用调用是常用的两种参数传递方式。在传值调用方式下,是将实参的值传递给形参,该传递是单方向的,调用结束后不会再将形参的值传给实参。在引用调用方式下,实质上是将实参的地址传递给形参,借助指针在间接访问数据方式下(或者将形参看作是实参的别名),在被调用函数中对形参的修改实质上是对实参的修改。
结构化开发方法中,( )主要包含对数据结构和算法的设计。
结构化设计主要包括:①体系结构设计:定义软件的主要结构元素及其关系。②数据设计:基于实体联系图确定软件涉及的文件系统的结构及数据库的表结构。③接口设计:描述用户界面,软件和其他硬件设备、其他软件系统及使用人员的外部接口,以及各种构件之间的内部接口。④过程设计:确定软件各个组成部分内的算法及内部数据结构,并选定某种过程的表达形式来描述各种算法。
会导致进程从执行态变为就绪态的事件是()。
本题考查操作系统调度的基础知识。进程切换是多任务多用户操作系统所应具有的基本功能。操作系统为了控制进程的执行,必须有能力挂起正在CPU上运行的进程,并恢复以前挂起的某个进程的执行,这种行为被称为进程切换,任务切换或上下文切换。或者说,进行进程切换就是从正在运行的进程中收回CPU,然后再使待运行进程来占用CPU。这里所说的从某个进程收回CPU,实质上就是把进程存放在CPU的寄存器中的中间数据找个地方存起来,从而把CPU的寄存器腾出来让其他进程使用。进程在其生存期内可能处于如下三种基本状态之一:(a)执行态(Run):进程占有CPU资源,正在运行。显然,在单处理机系统中任一时刻只能有一个进程处于此种状态;(b)就绪态(Ready):进程本身具备运行条件,但由于处理机的个数少于可运行进程的个数,暂未投入运行。即相当于等待CPU资源;(c)等待态(Wait):也称挂起态(Suspended)、封锁态(Blocked)、睡眠态(Sleep)。进程本身不具备运行条件,即使分给它处理机也不能运行。进程正等待某一个事件的发生,如等待某一资源被释放,等待与该进程相关的I/O传输的完成信号等。进程的三个基本状态之间是可以相互转换的。具体地说,当一个就绪进程获得CPU时,其状态由就绪变为执行;当一个执行进程被剥夺CPU时,如用完系统分给它的时间片、出现更高优先级别的其他进程,其状态由运行变为就绪;当一个执行进程因某事件受阻时,如所申请资源被占用、启动I/o传输未完成,其状态由运行变为等待;当所等待事件发生时,如得到申请资源、I/O传输完成,其状态由等待变为就绪。
以下与文件系统相关的叙述中,不正确的是()。
分配到必要的资源并获得处理机时的进程状态是()。
下面不属于数字签名作用的是()。
数字签名用于通信的A、B双方,使得A向B发送签名的消息P,提供以下服务: ①B可以验证消息P确实是来源于A; ②A不能否认发送过消息P; ③B不能编造或改变消息P。 数字签名首先需要生成消息摘要,使用非对称加密算法以及私钥对摘要进行加密。接收方使用发送放的公钥对消息摘要进行验证。
以下协议中属于应用层协议的是(),该协议的报文封装在(请作答此空)中传送。
ARP和ICMP是网络层协议,X.25是数据链路层协议,只有SNMP是应用层协议。SNMP协议的报文是封装在UDP协议中传送。
阅读下面的C语言程序,请给出正确的输出结果()。#includeimage.pngstdio.h>#defineN10#defines(x)x*x#definef(x)(x*x)#defineg(x)((x)*(x))main(){inti1,i2,i3,i4;i1=1000/s(N);i2=1000/f(N);i3=f(N+1);i4=g(N+1);printf(“i1=%d,i2=%d,i3=%d,i4=%d\n”,i1,i2,i3,i4);}
本题考查宏概念,以及宏替换相关的基础知识。表达式1000/s(N)宏替换后为:1000/10*10,因此结果为1000,而不是期待的10。表达式1000/f(N)宏替换后为:1000/(10*10),因此结果为10,是期待的结果。表达式f(N+1)宏替换后为:(10+1*10+1),因此结果为21,而不是期待的121。表达式g(N+1)宏替换后为:((10+1)*(10+1)),结果为121,是期待的结果。因此,题中程序运行结果为“i1=1000,i2=10,i3=21,i4=121”。
下面是用递推法计算菲波那(Fibonacci)级数第n项的函数,请填补空缺。intf(intn) intf0=0,fl=1,f,i; if(n==0)return0; if(n==1)return1; for(i=2;iimage.png=n;i++) {f=f0+fl; f0f1; (); } returnf;}
本题考查C语言编程及算法方面的基础知识。菲波那(Fibonacci)级数数列为0,1,1,2,3,5,8,13,…,即:F(0)=0,F(1)=1,F(n)=F(n-1)+F(n-2)当n>1时。
一个C语言程序的执行是从()。
C语言程序从main()函数开始执行,执行期间会根据main()函数中的调用关系,调用其他函数执行,当main()函数执行完,程序运行结束。
基线是一组经过正式验证或确认,并作为后续工作开展依据的一个或一组工作产品,软件项目至少应形成功能基线、分配基线和产品基线三类基线。功能基线形成的时机是______。
本题考查软件工程的基础知识。在配置项目生存周期的某一特定时间内,一个和一组正式指定或固定下来的配置标准文件。基线加上根据这些基线批准同意的改动构成了当前配置标识,对于配置管理有以下三个基线。①功能基线:是指在系统分析与软件定义阶段结束时,经过正式批准、签字的系统规格说明书、项目任务书、合同书或协议书中所规定的对待开发软件系统的规格说明。②分配基线:是指在需求分析阶段结束时,经过正式评审和批准的需求规格说明。分配基线是最初批准的分配配置标识。;③产品基线:是指在综合测试阶段结束时,经过正式评审和批准的有关所开发的软件产品的全部配置项的规格说明。产品基线是最终批准产品配置标识。综上所述,功能基线是在系统分析与软件定义阶段结束时形成,故本题应选择A。
DSP(DigitalSignalProcessor)是一种特别适合于进行数字信号处理运算的微处理器,以下不属于DSP芯片特点叙述的是()。
本题考査嵌入式数字信号处理器方面的基础知识。嵌入式处理器一般分为嵌入式微控制器、嵌入式微处理器、嵌入式数字信号处理器和片上处理器等,嵌入式数字信号处理器即Digital Signal?Processor是一种特别适合于进行数字信号处理运算的微处理器,适合进行各种数学处理运算。
数字信号处理器由大规模或超大规模集成电路心片组成的用来完成某种信号处理任务的处理器。它是为适应髙速实时信号处理任务的需要而逐渐发展起来的。随着集成电路技术和数字信号处理算法的发展,数字信号处理器的实现方法也在不断变化,处理功能不断提高和扩大。
数字信号处理器并非只局限于音视频层面,它广泛的应用于通信与信息系统、信号与信息处理、自动控制、雷达、军事、航空航天、医疗、家用电器等许多领域。以往是采用通用的微处理器来完成大量数字信号处理运算,速度较慢,难以满足实际需要;而同时使用位片式微处理器和快速并联乘法器,曾经是实现数字信号处理的有效途径,但此方法器件较多,逻辑设计和程序设计复杂,耗电较大,价格昂贵。
数字信号处理器DSP的出现,很好的解决了上述问题。DSP可以快速的实现对信号的采集、变换、滤波、估值、增强、压缩、识别等处理,以得到符合人们需要的信号形式。DSP芯片采用改进的哈佛结构(Havard.structure),其主要特点是程序和数据具有独立的存储空间,有着各自独立的程序总线和数据总线,由于可以同时对数据和程序进行寻址,大大地提高了数据处理能力,非常适合于实时的数字信号处理。
TI公司的DSP芯片结构是基本哈佛结构的改进类型:改进之处是在数据总线和程序总线之间进行局部的交叉连接。这一改进允许数据存放在程序存储器中,并被算术运算指令直接使用,增强了芯片的灵活性。只要调度好两个独立的总线就可使处理能力达到最高,以实现全速运行。改进的哈佛结构还可使指令存储在高速缓存器中(Cache),省去了从存储器中读取指令的时间,大大提高了运行速度。
为提升DSP的处理速度,在DSP处理器中常常集成一些硬件模块,用来进行指令加速,比如低开销的跳转指令;同时DSP处理器内具有在单周期内操作的多个硬件地址产生器,在指令执行过程中处理器支持流水线操作,使取指、译码和执行操作可以重叠执行,不同的DSP处理器所支持的流水线级数有所不同。
以下关于时序逻辑电路的叙述中,不正确的是()。
本题考查时序逻辑电路的基础知识。数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。而时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。时序逻辑电路是数字逻辑电路的重要组成部分,时序逻辑电路又称时序电路,主要由存储电路和组合逻辑电路两部分组成。它和我们熟悉的其他电路不同,其在任何一个时刻的输出状态由当时的输入信号和电路原来的状态共同决定,而它的状态主要是由存储电路来记忆和表示的。同时时序逻辑电路在结构以及功能上的特殊性,相较其他种类的数字逻辑电路而言,往往具有难度大、电路复杂并且应用范围广的特点。触发器是构成时序逻辑电路的基本元件,根据各级触发器时钟端的连接方式,可以将时序逻辑电路分为同步时序逻辑电路和异步时序逻辑电路。在同步时序电路中,各触发器的时钟端全部连接到同一个时钟源上,统一受系统时钟的控制,因此各级触发器的状态变化是同时的。在异步时序逻辑电路中,各触发器的时钟信号是分散连接的,因此触发器的状态变化不是同时进行的。从构成方式来讲,同步时序电路所有操作都是在同一时钟严格的控制下步调一致地完成的。从电路行为上,同步电路的时序电路公用同一个时钟,而所有的时钟变化都是在时钟的上升沿(或下降沿)完成的。同步逻辑是时钟之间存在固定因果关系的逻辑,所有时序逻辑都是在同源时钟控制下运行。异步时序逻辑电路,顾名思义就是电路的工作节奏不一致,不存在单一的主控时钟,主要是用于产生地址译码七、FIFO和异步BAM的读写控制信号脉冲。除可以使用带时钟的触发器外,还可以使用不带时钟的触发器和延迟元件作为存储元件;电路状态改变完全有外部输入的变化直接引起。由于异步电路没有统一的时钟,状态变化的时刻是不稳定的,通常输入信号只在电路处于稳定状态时才发生变化。也就是说一个时刻允许一个输入发生变化,以避免输入信号之间的竞争冒险。按照输出变量依从关系的不同,时序逻辑电路又可分为米里型和摩尔型。输出与输入变量直接相关的时序逻辑电路称为米里型电路,输出与输入变量无直接关系的时序逻辑电路称为摩尔型电路。在进行时序逻辑电路功能描述时,最能详尽描述的方法是状态迁移表和状态迁移图。
某移位型计数器中移位寄存器触发器级数为n,则组成的环形计数器和扭环形计数器的进位模数依次为()。
本题考查时序逻辑电路中计数器的基础知识。移位型计数器是由触发器组成的计数器,一般包括环形计数器和扭环形计数器两种,环形计数器是由移位寄存器加上一定的反馈电路构成的,它是由一个移位寄存器和一个组合反馈逻辑电路闭环构成,反馈电路的输出接向移位寄存器的串行输入端,反馈电路的输入端根据移位寄存器计数器类型的不同,可接向移位寄存器的串行输出端或某些触发器的输出端。环形计数器的计数长度为N=n,和二进制计数器相比,它有2n-n个状态没有利用。扭环形计数器相对于环形计数器,提高了电路状态的利用率,n个触发器组成的扭环形计数器的模数是2n,有效状态比环形计数器状态多了1倍。
在嵌入式系统硬件设计中,可以采用()方法减少信号的辐射。
本题考查嵌入式系统硬件设计的基础知识。电磁干扰(EMI,Electro Magnetic Interference)可分为辐射和传导干扰。福射干扰就是干扰源以空间作为媒体把其信号干扰到另一电网络。而传导干扰就是以导电介质作为媒体把一个电网络上的信号干扰到另一电网络。
在高速系统设计中,集成电路引脚、高频信号线和各类接插头都是PCB板设计中常见的辐射干扰源,它们散发的电磁波就是电磁干扰(EMI),自身和其他系统都会因此影响正常工作。
PCB板设计技巧中有不少解决EMI问题的方案,例如:EMI抑制涂层、合适的EMI抑制零件和EMI仿真设计等,主要方法包括:
1.共模EMI干扰源(如在电源汇流排形成的瞬态电压在去耦路径的电感两端形成的电压降)在电源层用低数值的电感,电感所合成的瞬态信号就会减少,共模EMI从而减少。可以通过减少电源层到IC电源引脚连线的长度来降低该干扰。
2.电磁屏蔽,尽量把信号走线放在同一PCB层,而且要接近电源层或接地层。
3.零件的布局(布局的不同都会影响到电路的干扰和抗干扰能力)中根据电路中不同的功能进行分块处理(例如解调电路、高频放大电路及混频电路等),在这个过程中把强和弱的电信号分开,数字和模拟信号电路都要分开,各部分电路的滤波网络必须就近连接,这样不仅可以减小幅,还可以提高电路的抗干扰能力,减少被干扰的机会。
4.布线的考虑(不合理的布线会造成信号线之间的交叉干扰)不能有走线贴近PCB板的边框,以免于制作时造成断线。电源线要宽,环路电阻便会因而减少。
信号线尽可能短,并且减少过孔数目。拐角的布线不可以用直角方法,应以135°角为佳。数字电路与模拟电路应以地线隔离,数字地线与模拟地线都要分离。在电源和地之间加电容、减少线长、增加线宽;可以在有脉冲电流的引线上串小磁珠。
在可靠性要求较髙的嵌入式系统中,经常加入看门狗(Watchdog)电路。以下关于看门狗技术的叙述中,正确的是()。
看门狗电路是一个独立的定时器,有一定时器控制寄存器,可以设定时间。当系统工作正常时,应用程序在到达时间之前要置位(喂狗),表明程序正常运行,如果没有置的话,就认为是程序跑飞,看门狗电路发出RESET指令,迫使系统自动复位而重新运行程序。看门狗的主要作用是防止程序跑飞或死锁。看门狗的定时周期一般应大于软件运行周期。在软件程序运行过程中需要定时修改定时器的计数值(俗称“喂狗”),只要程序正常运行,定时器就不会溢出。若由于软件异常等原因使软件程序不能在看门狗定时周期内修改定时器的计数值,定时器将会产生溢出(或超时),引发系统复位中断,使系统得以重新运行。
以下关于存储管理单元(MMU)的说法中,错误的是()。
MMU是Memory Management Unit的缩写,中文名是存储管理单元,它是中央处理器(CPU)中用来管理虚拟存储器、物理存储器的控制单元,同时也负责虚拟地址映射为物理地址,以及提供硬件机制的内存访问授权,多用户多进程操作系统支持等功能。
任何时候,计算机上都存在一个程序能够访问的地址集合,我们称之为地址范围。这个范围的大小由CPU的位数决定,例如十个32位的CPU,它的地址范围是0~0xFFFFFFFK4G),而对于一个64位的CPU,它的地址范围为0~0xFPTFFFFFFFFFFFFFdeE)。
这个范围就是我们的程序能够产生的地址范围,我们把这个地址范围称为虚拟地址空间,该空间中的某一个地址我们称之为虚拟地址。与虚拟地址空间和虚拟地址相对应的则是物理地址空间和物理地址,大多数时候我们的系统所具备的物理地址空间只是虚拟地址空间的一个子集。
这里举一个最简单的例子直观地说明这两者,对于一台内存为256M的32bitx86主机来说,它的虚拟地址空间范围是0~0xFFFFFFFF(4G),而物理地址空间范围是0x00000000~0x0FFFFFFF(256M)。
在没有使用虚拟存储器的计算机上,地址被直接送到内存总线上,使具有相同地址的物理存储器被读写;而在使用了虚拟存储器的情况下,虚拟地址不是被直接送到内存地址总线上,而是送到存储器管理单元MMU,把虚拟地址映射为物理地址。对于多用户多进程的操作系统,需要MMU才能达到为每个用户进程都拥有自己独立的地址空间的目标。使用MMU,操作系统划分出一段地址区域,在这块地址区域中,每个进程看到的内容都不一定一样。
例如Microsoft.Windows操作系统将地址范围4M-2G划分为用户地址空间,进程A在地址0X400000(4M)映射了可执行文件,进程B同样在地址0X400000(4M)映射了可执行文件,如果A进程读地址0X400000,读到的是A的可执行文件映射到RAM的内容,而进程B读取地址0X400000时,则读到的是B的可执行文件映射到RAM的内容。这就是MMU在当中进行地址转换所起的作用。
MMU还提供硬件机制的内存访问授权。当应用程序的所有进程共享同一存储器空间时,任何一个进程将有意或无意地破坏其他进程的代码、数据或堆栈。异常进程甚至可能破坏内核代码或内部数据结构。例如进程中的指针错误就能轻易使整个系统崩溃,或至少导致系统工作异常。
就安全性和可靠性而言,基于进程的实时操作系统(RTOS)的性能更为优越。为生成具有单独地址空间的进程,RTOS只需要生成一些基于RAM的数据结构并使MMU加强对这些数据结构的保护。基本思路是在每个关联转换中“接入”一组新的逻辑地址。
MMU利用当前映射,将在指令调用或数据读写过程中使用的逻辑地址映射为存储器物理地址。MMU还标记对非法逻辑地址进行的访问,这些非法逻辑地址并没有映射到任何物理地址。
这些进程虽然增加了利用查询表访问存储器所固有的系统开销,但其实现的效益很高。在进程边界处,疏忽或错误操作将不会出现,用户接口进程中的缺陷并不会导致其他更关键进程的代码或数据遭到破坏。
某软件项目的活动图如下图所示,其中顶点表示项目里程碑,连接顶点的边表示包含的活动,边上的数字表示相应活动的持续时间(天),则完成该项目的最少时间为(请作答此空)天。活动BC和BF最多可以晚开始()天而不会影响整个项目的进度。
本题考查软件项目管理的基础知识。活动图是描述一个项目中各个工作任务相互依赖关系的一种模型,项目的很多重要特性可以通过分析活动图得到,如估算项目完成时间,计算关键路径和关键活动等。根据上图计算出关键路径为A-B-C-E-F-J和A-B-D-G-F-J,其长度为18。关键路径上的活动均为关键活动。活动BC在关键路径上,因此松弛时间为0。活动BF不在关键路径上,包含该活动的最长路径为A-B-F-J,其长度为11,因此该活动的松弛时间为18-11=7。
ARINC429总线是嵌入式系统中常用的一种面向接口型数据传输的总线,以下叙述中,错误的是()。
ARINC429总线是一种串行标准,为面向接口型的单向广播式传输总线。该总线上只允许有一个发送设备,但可以有多个接收设备(最多为20个)。
将一条指令的执行过程分解为取指、分析和执行三步,按照流水方式执行,若取指时间t取指=4?t、分析时间t分析=2?t、执行时间t执行=3?t,则执行完100条指令,需要的时间为()?t。
对于该指令流水线,建立时间为4t+2t+3t=9?t,此后每4t执行完一条指令,即执行完100条指令的时间为9t+99*4t=405t。
从信息流的传送效率来看,(请作答此空)工作效率最低,从吞吐量来看,()最强。
从信息流的传送效率来看,()工作效率最低,从吞吐量来看,(请作答此空)最强。
在FM方式的数字音乐合成器中,改变数字载波频率可以改变乐音的(请作答此空),改变它的信号幅度可以改变乐音的()。
音调(Pitch)用来表示人的听觉分辨一个声音的调子髙低的程度,主要由声音的频率决定,同时也与声音强度有关。对一定强度的纯音,音调随频率的升降而升降;对一定频率的纯音、低频纯音的音调随声强增加而下降,高频纯音的音调却随强度增加而上升。音色(Timbre)是指声音的感觉特性,不同的人声和不同的声响都能区分为不同的音色,即音频泛音或谐波成分。音高是指各种不同高低的声首(即音的高度),是首的基本特征的一种。在FM方式音乐合成器中,数字载波波形和调制波形有很多种,不同型号的FM合成器所选用的波形也不同。各种不同乐音的产生是通过组合各种波形和各种波形参数并采用各种不同的方法实现的。改变数字载波频率可以改变乐音的音调,改变它的幅度可以改变乐音的音高。
在网络设计和实施过程中要采取多种安全措施,下面的选项中属于系统安全需求的措施是()。
设备防雷击属于物理线路安全措施,入侵检测和流量控制属于网络安全措施,漏洞发现与补丁管理属于系统安全措施。
在FM方式的数字音乐合成器中,改变数字载波频率可以改变乐音的(),改变它的信号幅度可以改变乐音的(请作答此空)。
音调(Pitch)用来表示人的听觉分辨一个声音的调子髙低的程度,主要由声音的频率决定,同时也与声音强度有关。对一定强度的纯音,音调随频率的升降而升降;对一定频率的纯音、低频纯音的音调随声强增加而下降,高频纯音的音调却随强度增加而上升。音色(Timbre)是指声音的感觉特性,不同的人声和不同的声响都能区分为不同的音色,即音频泛音或谐波成分。音高是指各种不同高低的声首(即音的高度),是首的基本特征的一种。在FM方式音乐合成器中,数字载波波形和调制波形有很多种,不同型号的FM合成器所选用的波形也不同。各种不同乐音的产生是通过组合各种波形和各种波形参数并采用各种不同的方法实现的。改变数字载波频率可以改变乐音的音调,改变它的幅度可以改变乐音的音高。
以下协议中属于应用层协议的是(请作答此空),该协议的报文封装在()中传送。
ARP和ICMP是网络层协议,X.25是数据链路层协议,只有SNMP是应用层协议。SNMP协议的报文是封装在UDP协议中传送。
以下关于SD卡的叙述中,不正确的是()。
本题考查嵌入式处理器SD卡存储的基础知识。SD卡是一种为满足安全性、容量、性能和使用环境等各个方面需求 而设计的一种新型存储器件,SD卡允许两种工作模式,即SD模式和SPI模式。一般的嵌入式处理器中都集成了SD卡接口模块,外围只需简单电路即可设计而成。
SD卡包括9个管脚,分别是CLK时钟信号;CMD命令和回复线信号;DATA0-3数据线,是双向信号;另外还包括电源、片选等信号线。SD卡与MicroSD卡仅仅是封装上的不同,MicroSD卡更小,大小上和一个SIM卡差不多,但是协议与SD卡相同。SD模式支持一主多从架构,时钟、电源、地所有卡共有。
SD卡的操作是通过命令来进行。SD卡的初始化一般是按照以下顺序进行:发送CMD0复位命令,返回1-复位成功,0-复位失败;发送CMD8命令,验证SD卡接口操作条件:有响应-2.0SD卡;无响应-1.0SD卡或不可用卡;循环发送CMD55+ACMD41命令,判断是否有响应,有响应则轮询OCR忙标志位,等待初始化完成,并判断是否是SDHC卡;发送CMD2命令,得到每张卡的CID号;发送CMD3命令,通知卡返回一个新的RCA,主机使用这个相对地址作为之后数据传输模式的地址;发送CMD9命令,返回CSD128位寄存器数据,包含卡的具体数据:块长度、存储容量、速度传输速率等;发送CMD7命令,选择一张卡,并将它切换到数据传输模式,每次只会有一张卡处于传输模式;发送CMD55+ACMD51命令,返回SCR寄存器数据,获取SD卡支持的位宽信息;发送CMD55+ACMD6命令,配置4bit传输模式。
某8位D/A变换器的输出最大电压为5V,其分辨率指标是最低有效位输入时输出的变化程度,那么该D/A变换器的分辨率是()。
本题考查嵌入式处理器D/A的基础知识。D/A转换器就是将数字量转换为模拟量的电路。主要用于数据传输系统、自动测试设备、医疗信息处理、电视信号的数字化、图像信号的处理和识别、数字通信和语音信息处理等。D/A转换器输入的数字量是由二进制代码按照数位组合起来表示,在D/A转换中,要将数字量转换为模拟量必须先把每一位按照其权的大小转换为相应的模拟量>然后再将各个分量相加,其总和就是和数字量对应的模拟量。D/A转换器的性能指标包括分辨率、稳定时间(转换时间)、绝对精度、线性误差。分辨率反映了D/A转换器对模拟量的分辨能力,实际就是输入二进制最低有效位LSB相当的输出模拟电压,简称为1LSB。稳定时间是指输入二进制变化量是满量程时,D/A转换器的输出达到离终值正负1/2LSB时所需要的时间。绝对精度是指输入满刻度数字量时,D/A转换器的实际输出值与理论值之间的偏差。若某D/A转换器的位数为8,则刻度值为255,如果输出最大电压是5V,则D/A分辨率为5V/255即为20mv。
下图为典型DMA(直接存储器访问)的结构示意图,其中(1)、(2)和(3)分别是()。
本题考查嵌入式处理器DMA的基础知识。直接存储器存取(DMA)控制器是一种在系统内部转移数据的独特外设,可以将其视为一种能够通过一组专用总线将内部和外部存储器与每个具有DMA能力的外设连接起来的控制器。DMA控制器包括一条地址总线、一条数据总线和控制寄存器,一个处理器可以包含多个DMA控制器,每个控f器有多个DMA通道,以及多条直接与存储器和外设连接的总线。
每个DMA控制器有一组FIFO,起到DMA子系统和外设或存储器之间的缓冲器作用。在实现DMA传输时,是由DMA控-器直接掌管总线,因此,存在着一个总线控制权转移问题。即DMA传输前,CPU要把总线控制权交给DMA控制器,而在结束DMA传输后,DMA控制器应立即把总线控制权再交回给CPU。
一个完整的DMA传输过程必须经过下面的4个步骤:
1.DMA请求,CPU对DMA控制器初始化,并向I/O接口发出操作命令,I/O接口提出DMA请求。
2.DMA响应,DMA控制器对DMA请求判别优先级及屏蔽,向总线裁决逻辑提出总线请求。当CPU执行完当前总线周期即可释放总线控制权。此时,总线裁决逻辑输出总线应答,表示DMA已经响应,通过DMA控制器通知I/O接口开始DMA传输。
3.DMA传输,DMA控制器获得总线控制权后,CPU即刻挂起或只执行内部操作,由DMA控制器输出读写命令,直接控制RAM与I/O接口进行DMA传输。在DMA控制器的控制下,在存储器和外部设备之间直接进行数据传送,在传送过中不需要中央理器的参与。开始时需提供要传送的数据的起始位置和数据长度。
4.DMA结束,当完成规定的成批数据传送后,DMA控制器即释放总线控制权,并向I/O接口发出结束信号。当I/O接口收到结束信号后,一方面停止I/O设备的工作,另一方面向CPU提出中断请求,使CPU从不介入的状态解脱,并执行一段检查本次DMA传输操作正确性的代码。
以下关于嵌入式软件开发的叙述中,正确的是()。
本题考查嵌入式系统软件开发调试的基础知识。嵌入式系统的软件开发与通常软件开发的区别:要在于软件实现部分,其中又可以分为编译和调试两部分,下面分别对这两部分进行讲解。
第一是交叉编译。嵌入式软件开发所采用的编译为交叉编译。所谓交叉编译就是在一个平台上生成可以在另一个平台上执行的代码。编译的最主要的工作就在将程序转化成运行该程序的CPU所能识别的机器代码,由于不同的体系结构有不同的指令系统。因此,不同的CPU需要有相应的编译器,而交叉编译就如同翻译一样,把相同的程序代码翻译成不同CPU的对应可执行二进制文件。
要注意的是,编译器本身也是程序,也要在与之对应的某一个CPU平台上运行。这里一般将进行交叉编译的主机称为宿主机,也就是普通的通用PC,而将程序实际的运行环境称为目标机,也就是嵌入式系统环境。由于一般通用计算机拥有非常丰富的系统资源、使用方便的集成开发环境和调试工具等,而嵌入式系统的系统资源非常紧缺,无法在其上运行相关的编译工具,因此,嵌入式系统的开发需要借助宿主机(通用计算机)来编译出目标机的可执行代码。
第二是交叉调试。嵌入式软件经过编译和链接后即进入调试阶段,调试是软件开发过程中必不可少的一个环节,嵌入式软件开发过程中的交叉调试与通用软件开发过程中的调试方式有很大的差别。在常见软件开发中,调试器与被调试的程序往往运行在同一台计算机上,调试器是一个单独运行着的进程它通过操作系统提供的调试接口来控制被调试的进程。
而在嵌入式软件开发中,调试时采用的是在宿主机和目标机之间进行的交叉调试,调试器仍然运行在宿主机的通用操作系统之上,但被调试的进程却是运行在基于特定硬件平台的嵌入式操作系统中,调试器和被调试进程通过串口或者网络进行通信,调试器可以控制、访问被调试进程,读取被调试进程的当前状态,并能够改变被调试进程的运行状态。
在利用FPGA/CPLD进行逻辑电路设计时,综合后的结果是()。
本题考查FPGA/CPLD的基础知识。FPGA/CPLD在进行逻辑电路设计时,一般使用HDL语言进行输入设计,综合就是把HDL语言转换为综合网表的过程。综合网表中除了包含从HDL语言中推断出的与门、非门等组合逻辑和寄存器等时序逻辑之外,还包含FPGA特有的各种原语,诸如LUT、BRAM等硬件模块,以及这些模块的属性和约束信息。Xilinx的ISE中包含综合工具,综合完成后,可以用文本工具查看综合输出文件,综合输出一个重要结果是网表文件,用于描述布局布线。在进行最终比特流生成过程中,需要使用对应的比特流生成工具。?在FPGA中包含各种仿真,比如前仿真、后仿真、功能仿真、时序仿真、行为级仿真、RTL电路级仿真、综合后仿真、门级仿真、布局布线后仿真等等。
在某嵌入式系统中采用PowerPC处理器,若C语言代码中定义了如下的数据类型变量X,则X所占用的内存字节数是()。
C语言中,union的使用与struct的用择非常类似,主要区别在于union维护足够的空间来置放多个数据成员中的“一种”,而不是为每一个数据成员配置空间,在union中所有的数据成员共用一个空间,同1时间只能储存其中一个数据成员,所有的数据成员具有相同的起始地址。—个union只配置—个足够大的空间以来容纳最大长度的数据成员,以上例而言,最大长度是double型态,所以X的空间大小就是double数据类型的大小。Double为双精度浮点数,占用8个字节空间。
以下C语言程序的输出结果是()。structs{intx,y;}data[2]={10,100,20,200};main(){structs*p=data;p++;printf(“%d\n”,++(p->x));}
data是s类型的数组,即结构体数组,用{10,100,20,200}赋值,可知:data[0].x=10data[0].y=100data[1].x=20data[1].y=200struct s *p,p是data数组的指针。指向数组的第一个元素,*p即为data[0]。p++之后,即地址向后移动,此时p指向数组的第二个元素,*p即为data[1].p->x和(*p).x是一样的,p->x和data[1].x等价。所以在++(p->x)之后,data[0].x的值变为21。输出21。
某软件项目的活动图如下图所示,其中顶点表示项目里程碑,连接顶点的边表示包含的活动,边上的数字表示相应活动的持续时间(天),则完成该项目的最少时间为()天。活动BC和BF最多可以晚开始(请作答此空)天而不会影响整个项目的进度
本题考查软件项目管理的基础知识。请学员看清楚题号,不要说没答案。活动图是描述一个项目中各个工作任务相互依赖关系的一种模型,项目的很多重要特性可以通过分析活动图得到,如估算项目完成时间,计算关键路径和关键活动等。根据上图计算出关键路径为A-B-C-E-F-J和A-B-D-G-F-J,其长度为18。关键路径上的活动均为关键活动。活动BC在关键路径上,因此松弛时间为0。活动BF不在关键路径上,包含该活动的最长路径为A-B-F-J,其长度为11,因此该活动的松弛时间为18-11=7。
容错技术可以提高计算机系统的可靠性,利用元件冗余保证在局部故障情况下系统还可工作,其中带有热备份的系统称为双重系统,()是双重系统的特点。
本题考查计算机容错技术方面的基础知识。容错技术可以提高计算机系统的可靠性,利用元件冗余保证在局部故障情况下系统还可工作,其中带有热备份的系统称为双軍系统。双重系统中,两个子系统同时同步运行,当联机子系统出错时,由备份子系统接替。
以下关于嵌入式软件测试的叙述中,错误的是()。
本题考查嵌入式软件测试方面的基础知识。软件测试是验证软件是否满足软件开发合同、技术协议或研制任务书、软件需求、设计等的要求的过程。通过测试发现软件错误,为软件产品的质量评价提供依据。软件的测试方法,一般说来可以分为两类,即静态测试和动态测试。静态测试包括检查单和静态分析方法。动态测试一般采用白盒测试或者黑盒测试方法。软件测试级别,一般可以分为单元测试、部件测试、配置项测试、系统测试等。
以下关于结构测试用例设计的叙述中,不正确的是()。
本题考查的是关于结构测试用例设计方面的基础知识。在结构测试中,根据测试目标的不同,可分为语句覆盖、条件覆盖、判定覆盖(即分支覆盖)、路径覆盖等。判定覆盖的含义是设计若干测试用例,运行被测程序,使每个判定的每种可能结果至少出现了次。语句覆盖的含义是设计若干测试用例,运行被测程序,使每条语句至少被执行一次条件覆盖的含义是设计若干测试用例,运行被测程序,使得程序中每个判定的每个条件的可能取值至少经历一次。路径覆盖的含义是设计若干测试用例,运行被测程序,使程序中所有可能的路径被覆盖到。结构测试的语句覆盖、条件覆盖、判定覆盖及路径覆盖中,路径覆盖是最强覆盖原则。
假设段页式存储管理系统中的地址结构如下图所示,则系统()。
本题考查操作系统页式存储管理方面的基础知识。从图中可见,页内地址的长度是13位,213=8192,即8K;页号部分的地址长度是11位,每个段最大允许有211=2048个页;段号部分的地址长度是8位,28=256,最多可有256个段。故本题的正确答案为B。
在软件能力成熟度模型CMM(CapabilityMaturityModel)中,“同行评审”关键过程域属于()。
CMM把软件开发过程的成熟度由低到高分为初始级、可重复级、已定义级、已管理级和优化级共5个级别,每个成熟度等级被分解成几个关键过程域,共18个关键过程区域,其中初始级无关键过程区域。 可重复级包括6个关键过程区域,为软件配置管理、软件质量保证、软件子合同管理、软件项目跟踪与监督、软件项目策划、软件需求管理; 已定义级包括7个关键过程区域,为同行评审、组间协调、软件产品工程、集成软件管理、培训大纲、组织过程定义、组织过程集点; 已管理级包括2个关键过程区域,为软件质量管理和定量过程管理; 优化级包括3个关键过程区域,为过程更改管理、技术改革管理和缺陷预防。
假设系统中有n个进程共享3台扫描仪,并采用PV操作实现进程同步与互斥。若系统信号量S的当前值为-1,进程P1、P2又分别执行了1次P(S)操作,那么信号量S的值应为()。
本题考查的是操作系统PV操作方面的基本知识。系统采用PV操作实现进程同步与互斥,若有n个进程共享3台扫描仪,那么信号量S初值应为3。若系统当前信号量S的值为-1,此时,P1、P2又分别执行了1次P(S)操作,即当P1进程执行P(S)操作时,信号量S的值等于-2;当P2进程执行P(S)操作时,信号量S的值等于-3。
()用来区分在存储器中以二进制编码形式存放的指令和数据。
冯?诺依曼机中根据指令周期的不同阶段来区分从存储器取出的是指令还是数据:取指周期取出的是指令;执行周期取出的是数据。此外,也可根据取数和取指令时的地址来源不同来区分:指令地址来源于程序计数器PC;数据地址来源于地址形成部件。
软件需求分析阶段的测试手段一般采用()。
某字长为32位的计算机文件管理系统采用位示图(bitmap)记录磁盘的使用情况。若磁盘的容量为300GB,物理块的大小为1MB,那么位示图的大小为()个字。
本题考查操作系统文件管理方面的基础知识。根据题意若磁盘的容量为300GB,物理块的大小为1MB,那么该磁盘有300*1024=307200个物理块,位示图的大小为307200/32=9600个字。
某系统中有3个并发进程,都需要同类资源4个,试问该系统不会发生死锁的最少资源数是()。
3个进程要想不死锁,每个进程都需要4个同类资源,所以只要每个进程都有3个资源,另外一个在给一个额外的资源。 那么3个进程中有一个可以运行。运行完以后,释放资源然后其余的进程在申请资源就可以了。
文件系统中,打开文件(open)操作的功能是()。
在使用已经存在的文件之前,要通过“打开(Open)”文件操作建立起文件和用户之间的联系,目的是把文件的控制管理信息从辅存读到内存。打开文件主要是将文件的控制管理信息从辅存读到内存,此外,还应完成如下功能: ①在内存的管理表中申请一个空表目,用来存放该文件的文件目录信息; ②根据文件名在磁盘上查找目录文件,将找到的文件目录信息复制到内存的管理表中。如果打开的是共享文件,则应进行相关处理,如共享用户数加1; ③文件定位,卷标处理等。 文件一旦打开,可被反复使用直至文件关闭。这样做的优点是减少查找目录的时间,加快文件存取速度,提高系统的运行效率。
逻辑表达式求值时常采用短路计算方式。“&&”“||”“!”分别表示逻辑与、或、非运算,“&&”“||”为左结合,“!”为右结合,优先级从高到低为“!”“&&”“||”。对逻辑表达式“x&&(y||!z)”进行短路计算方式求值时,()。
由“逻辑与”“逻辑或”运算构造的逻辑表达式可采用短路计算的方式求值。“逻辑与”运算“&&”的短路运算逻辑为:a&&b为真当且仅当a和b都为真,当a为假,无论b的值为真还是假,该表达式的值即为假,也就是说此时不需要再计算b的值。“逻辑或”运算“||”的短路运算逻辑为:a||b为假当且仅当a和b都为假,当a为真,无论b的值为真还是假,该表达式的值即为真,也就是说此时不需要再计算b的值。对逻辑表达式“x&&(y||!z)”进行短路计算方式求值时,x为假则整个表达式的值即为假,不需要计算y和z的值。若x的值为真,则再根据y的值决定是否需要计算z的值,y为真就不需要计算z的值,y为假则需要计算z的值。
嵌入式处理器流水线技术中的结构冒险是指()。
本题考查嵌入式处理器流水线技术的基础知识。 本题正确答案就是D,请仔细看解析。由于各种原因导致指令流水线执行书时阻塞并延期,一般分为三种冒险:数据冒险:指一条指令需要使用之前指令的计算结果,但是之前结果还没有返回产生的冲突现象。结构冒险:同一个指令周期内,不同功能争抢同一个硬件部分,即因硬件资源满足不了指令重叠执行的要求而发生的冲突现象。控制冒险:指流水线遇到分支指令或者其他可能引起PC指针进行改变的指令所引起的冲突现象。结构冒险的本质不是因为硬件不支持流水线,而是因为在同一个周期内,被多个功能同时争抢,会导致硬件出错。
某32位总线处理器的Cache直接映射方式如下图所示,若Cache大小为16KB,每个Cache块为16字节,则Offset,Index和Tag所占的位数分别是()。
本题考查嵌入式处理器Cache的基础知识。Cache是一种高速缓冲储存器,它的主要作用是提高CPU数据输入的速率,调和CPU速度与内存存储之间的巨大差异。通俗一点说就是CPU太快,内存速度相对较慢,而Cache的速度快,但是Cache的价格比较昂贵。很容易想到的一个办法就是利用小容量Cache在CPU和内存中间当桥梁,也就是说把CPU在下一个时间段需要用到的数据提前存入Cache中,当CPU需要的时候可以快速的从Cache中取得数据,这样就可以在一定程度上提高计算机的性能。但怎样才能知道CPU在下一个时间段需要用到内存中的那些数据呢?局部性原理就可以解决这个问题。使用Cache改善系统性能的依据就是局部性原理。局部性原理反映在计算机中就是如果CPU当前时间用到内存中某块数据,那么CPU在下一个时间段内用到这块数据周围的数据可能性就非常大。Cache即是按照这种原理,把这个时间段中CPU用到 的这块数据周围的数据存入Cache中为下一个时间段的CPU使用做准备,这样当下一个时间段的CPU需要数据了就可以直接从储存较快的Cache中取得需要的数据,这样自然就可以提高计算机的性能。另外涉及到的一个问题是Cache中的数据和内存中的部分数据是一致的,那么当CPU从Cache取得数据后怎样知道这块数据在内存中的具体地址呢?于是想到了映射的方法,将Cache中的数据按照特定的方式和内存中的数据进行映射,这样CPU就很容易找到Cache中数据在内存中的真实位置了。映射的方式目前有三种,分别是直接映射,全相连映射和组相联映射。直接映射最为简单,即是指主存中的一个字块只能映射到Cache中一个准确确定的字块。全连接映射是指主存中的一个字块可以映射到Cache中的任何一个字块。组相连映射是上述两种方式的折中连接。在上图所示的直接映射中,如果每个Cache块的字节数是16,则Cache块内索引的位数为4;如果Cache的大小为16KB,则其Index索引的位数为10位,映射到内存的地址位数为32-4-10=18。
冯·诺依曼计算机中指令和数据存放在存储器中,CPU区分它们的依据是()。
本题考查计算机系统结构相关的基础知识。1945年6月,冯·诺依曼提出了在数字计算机内部的存储器中存放程序的概念(Stored Program Concept),这是所有现代电子计算机的范式,被称为“冯·诺依曼结构”,按这一结构建造的电脑称为存储程序计算机(Stored?Program?Computer),又称为通用计算机。冯·诺依曼计算机主要由运算器、控制器、存储器和输入输出设备组成,它的主要特点有:(a)指令和数据以同等地位存放于存储内,并可按地址访问;(b)指令和数据均可用二进制表示;(c)指令由操作码和地址吗组成,操作码表示操作的性质,地址码表示操作数在存储器中的位置;(d)指令在存储器中按顺序存放。通常指令是顺序执行的。在特殊情况下,可根据运算结果或指定的条件来改变运算顺序;(e)机器以运算器为中心,输入输出设备和存储器之间的数据传送通过运算器完成。
在程序的执行过程中,Cache与主存的地址映射是由()。
本题考查存储技术中的Cache基础知识。Cache是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项技术。Cache是介于CPU和主存之间的小容量存储器,但是其存储速度要高于主存。从功能上来看,它是主存的缓冲存储器, 由高速SRAM组成。CPU和Cache之间的数据交换是以字为单位,而Cache和主存之间的交换是以块为单位进行的。Cache的一个重要指标是Cache的命中率。主存和Cache之间的地址映射方式包括全相连方式、直接方式和组相连方式三种。其中全相连映射方式中,将主存的一个块的地址与内容一起存于Cache的行中,其中块地址存于Cache的标记部分。直接映射是一种多对一的映射关系,但一个主存块只能拷贝到Cache的一个特定行位置上。组映射方式中每组行数的取值一般较小。Cache与主存的地址映射是由CHJ硬件自动完成的。当OPU对Cache修改后,如何与主存内容保持一致,可以选用写回法、全写法和写一次法当中的任何一个。
一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元格实现读取或者写入,这种总线事务方式是()。
本题考查计算机总线的基础知识。从请求总线到完成总线使用的操作序列称为总线事务(Bus?transaction),它是在一个总线周期中发生的一系列活动。典型的总线事务包括请求操作、裁决操作、地址传输、数据传输和总线释放。总线完成一次传输,分四个阶段:①总线裁决:决定哪个主控设备使用总线;②寻址阶段:主控设备送出要访问的i存或设备的地址,同时送出有关命令(读或写等),启动从设备;③数据传输阶段:主、从设备间进行数据交换;④结束阶段:有关信息在总线上撤销,让出总线使用权。突发(Burst)是指在相邻的存储单元连续进行数据传输的方式,连续传输的周期数就是突发长度(Burst?Lengths,简称BL)。在进行突发传输时,只要指定起始列地址与突发长度,内存就会依次地自动对后面相应数量的存储单元进行读/写操作而不再需要控制器连续地提供列地址。这样,除了第一笔数据的传输需要若干个周期外,其后每个数据只需一个周期即可获得。
以下关于中断的叙述中,不正确的是()。
本题考查中断响应的基础知识。中断响应是一个软硬件结合起来处理系统例外事件的机制。硬件响应中断时,进行新老程序状态字的交换。所谓程序状态字,是指CPU的一些重要寄存器内容的有序集合。老程序状态字是指系统正在运行时的程序状态字,新程序状态字是指存放在内存制定单元的程序状态字,新程序状态字中的指令地址寄存器就是操作系统的入口地址。通过交换程序状态字,系统转入运行操作系统的程序。中断处理的工作将由操作系统完成。操作系统判别产生中断的原因,根据中断的原因调用相应的中断处理例程,完成中断处理。在中断处理结束后,再运行进程管理中的进程调度程序,将某个进程运行时的程序状态字内容填入相应的硬件寄存器中,从而使该进程投入运行。
以下关于Cache和主存叙述中,不正确的是()。
本题考查存储技术中的Cache基础知识。Cache是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项技术。Cache是介于CPU和主存之间的小容量存储器,但是其存储速度要高于主存。从功能上来看,它是主存的缓冲存储器,由高速SRAM组成。CPU和Cache之间的数据交换是以字为单位,而Cache和主存之间的交换是以块为单位进行的。Cache的一个重要指标是Cache的命中率。主存和Cache之间的地址映射方式包括全相连方式、直接方式和组相连方式三种。其中全相连映射方式中,将主存的一个块的地址与内容一起存于Cache的行中,其中块地址存于Cache的标记部分。直接映射是一种多对一的映射关系,但一个主存块只能拷贝到Cache的一个特定行位置上。组映射方式中每组行数的取值一般较小。当CPU对Cache的修改后,如何与主存内容保持一致,可以选用写回法、全写法和写一次法当中的任何一个。
以下关于特权指令的叙述中,错误的是()。
本题考查计算机状态和特权指令概念。计算机运行时的状态可以分为系统态(或称管态)和用户态(或称目态)两种。当计算机处于系统态运行时,它可以执行特权指令,而处于用户态运行时,则不能执行特权指令,如果此时程序中出现特权指令,机器将会发出特权指令使用错误的中断。所谓特权指令集是计算机指令集的一个子集,特权指令通常与系统资源的操纵和控制有关,例如,访外指令用于通道启动通道;时钟控制指令用于取、置时钟寄存器的值;程序状态字控制指令用于取、置程序状态字;通道控制指令用于访问通道状态字;中断控制指令则用于访问中断字等。
A real-time operating system. (RTOS) is an operating system intended to serve ( ) application process data as it comes in, typically without buffering delays. A key ( ) of a RTOS is the level of its consistency concerning the amount of time it takes to accept and complete an application’s task; the variability is jitter. A hard real-time operating system has ( ) jitter than a soft real-time operating system. The chief design goal is not high throughput, but rather a guarantee of a soft or hard performance category. A RTOS has an advanced algorithm for scheduling. ( ) flexibility enables a wider, computer-system orchestration of process priorities, but a real-time OS is more frequently dedicated to a narrow set of applications. Key factors in a real-time OS are minimal (请作答此空) latency and minimal thread switching latency.
A real-time operating system. (RTOS) is an operating system intended to serve (请作答此空) application process data as it comes in, typically without buffering delays. A key ( ) of a RTOS is the level of its consistency concerning the amount of time it takes to accept and complete an application’s task; the variability is jitter. A hard real-time operating system has ( ) jitter than a soft real-time operating system. The chief design goal is not high throughput, but rather a guarantee of a soft or hard performance category. A RTOS has an advanced algorithm for scheduling. ( ) flexibility enables a wider, computer-system orchestration of process priorities, but a real-time OS is more frequently dedicated to a narrow set of applications. Key factors in a real-time OS are minimal ( ) latency and minimal thread switching latency.
A real-time operating system. (RTOS) is an operating system intended to serve ( ) application process data as it comes in, typically without buffering delays. A key (请作答此空) of a RTOS is the level of its consistency concerning the amount of time it takes to accept and complete an application’s task; the variability is jitter. A hard real-time operating system has ( ) jitter than a soft real-time operating system. The chief design goal is not high throughput, but rather a guarantee of a soft or hard performance category. A RTOS has an advanced algorithm for scheduling. ( ) flexibility enables a wider, computer-system orchestration of process priorities, but a real-time OS is more frequently dedicated to a narrow set of applications. Key factors in a real-time OS are minimal ( ) latency and minimal thread switching latency.
A real-time operating system. (RTOS) is an operating system intended to serve ( ) application process data as it comes in, typically without buffering delays. A key ( ) of a RTOS is the level of its consistency concerning the amount of time it takes to accept and complete an application’s task; the variability is jitter. A hard real-time operating system has (请作答此空) jitter than a soft real-time operating system. The chief design goal is not high throughput, but rather a guarantee of a soft or hard performance category. A RTOS has an advanced algorithm for scheduling. ( ) flexibility enables a wider, computer-system orchestration of process priorities, but a real-time OS is more frequently dedicated to a narrow set of applications. Key factors in a real-time OS are minimal ( ) latency and minimal thread switching latency.
A real-time operating system. (RTOS) is an operating system intended to serve ( ) application process data as it comes in, typically without buffering delays. A key ( ) of a RTOS is the level of its consistency concerning the amount of time it takes to accept and complete an application’s task; the variability is jitter. A hard real-time operating system has ( ) jitter than a soft real-time operating system. The chief design goal is not high throughput, but rather a guarantee of a soft or hard performance category. A RTOS has an advanced algorithm for scheduling. (请作答此空) flexibility enables a wider, computer-system orchestration of process priorities, but a real-time OS is more frequently dedicated to a narrow set of applications. Key factors in a real-time OS are minimal ( ) latency and minimal thread switching latency.
某幅图像具有1024×768个像素点,若每个像素具有8位的颜色深度,则可以表示( )种不同的颜色,经4:1压缩后,其图像数据需占用(请作答此空)KBWe的存储空间。
像素是构成数码影像的基本单元,一个像素所能表达的不同颜色数取决于每个像素的比特数(bpp)。颜色最大数可以通过取2的色彩深度次幂来得到。例如,常见的取值有:8bpp[28=256;(256色)];16bpp[216=65536;(65,536色,称为高彩色)];24bpp[224=16777216;(16,777,216色,称为真彩色)];48bpp[248=281474976710656;(281,474,976,710,656色,用于很多专业的扫描仪)。像素可以用一对数字标书,例如“1024×768”,它表示横向1024像素和纵向768像素,因此其总数为1024×768像素,若采用8bpp储存,即每个像素占用1Byte,1024×768像素占用1024×768Byte的储存空间。
图像压缩是为了减少表示数字图像时需要的数据量。图像数据之所以能被压缩,就是因为数据中存在着冗余。图像数据的冗余主要表现为:图像中相邻像素间的相关性引起的空间冗余;图像序列中不同帧之间存在相关性引起时间冗余;不同彩色平面或频谱带的相关性引起的频谱冗余。数据压缩的目的就是通过去除这些数据冗余来减少表示数据所需要的比特数。由于图像数据量的庞大,在储存、传输、处理时非常困难,因此图像数据的压缩就显得非常重要。一幅1024×768像素的图像,经过4:1压缩后,占用的存储空间为1024×768÷4=196608Byte,即192KB。
某幅图像具有1024×768个像素点,若每个像素具有8位的颜色深度,则可以表示(请作答此空)种不同的颜色,经4:1压缩后,其图像数据需占用( )KBWe的存储空间。
像素是构成数码影像的基本单元,一个像素所能表达的不同颜色数取决于每个像素的比特数(bpp)。颜色最大数可以通过取2的色彩深度次幂来得到。例如,常见的取值有:8bpp[28=256;(256色)];16bpp[216=65536;(65,536色,称为高彩色)];24bpp[224=16777216;(16,777,216色,称为真彩色)];48bpp[248=281474976710656;(281,474,976,710,656色,用于很多专业的扫描仪)。像素可以用一对数字标书,例如“1024×768”,它表示横向1024像素和纵向768像素,因此其总数为1024×768像素,若采用8bpp储存,即每个像素占用1Byte,1024×768像素占用1024×768Byte的储存空间。
图像压缩是为了减少表示数字图像时需要的数据量。图像数据之所以能被压缩,就是因为数据中存在着冗余。图像数据的冗余主要表现为:图像中相邻像素间的相关性引起的空间冗余;图像序列中不同帧之间存在相关性引起时间冗余;不同彩色平面或频谱带的相关性引起的频谱冗余。数据压缩的目的就是通过去除这些数据冗余来减少表示数据所需要的比特数。由于图像数据量的庞大,在储存、传输、处理时非常困难,因此图像数据的压缩就显得非常重要。一幅1024×768像素的图像,经过4:1压缩后,占用的存储空间为1024×768÷4=196608Byte,即192KB。
您目前分数偏低,基础较薄弱,建议加强练习。